5nm制程工艺

编辑
本词条由“匿名用户” 建档。

在半导体制造中,《国际器件和系统路线图》将5nm工艺定义为继7nm节点之后的MOSFET 技术节点。截至2019年,三星电子和台积电已开始5nm节点的有限风险生产,并计划在2020年开始批量生产。 (adsbygoogle=window.adsbygoogle||[]).push({}); 商用5nm制程工艺节点基于具有FinFET(鳍式场效应晶体管)的多栅MOSFET(MuGFET)技术。还已经...

5nm制程工艺

编辑

半导体制造中,《国际器件和系统路线图》将5nm工艺定义为继7nm节点之后的MOSFET 技术节点。截至2019年,三星电子和台积电已开始5nm节点的有限风险生产,并计划在2020年开始批量生产。

(adsbygoogle = window.adsbygoogle || []).push({});

商用5nm制程工艺节点基于具有FinFET(鳍式场效应晶体管)的多栅MOSFET(MuGFET)技术。还已经证明了5 nm GAAFET(环绕栅场效应晶体管)节点,但尚未商业化。

技术背景

编辑

5nm制程工艺节点曾被某些专家认为是摩尔定律的终结。小于7 nm的晶体管将经历穿过栅氧化层的量子隧穿。由于开发成本高昂,预计5纳米的上市时间将比摩尔定律估计的两年更长。

2009年,英特尔的路线图预计最终用户将在2020年发布,尽管英特尔尚未向制造商或零售商透露任何具体计划。

5nm制程工艺

技术演示

编辑

研究人员于2000年代初首次证明了7 nm以下的单晶体管器件。在2002年,包括Bruce Doris、Omer Dokumaci、Meikei Ieong和Anda Mocuta在内的IBM研究团队制造了6纳米 绝缘体上硅(SOI)MOSFET。

2003年,由日林若林和山上重晴领导的NEC日本研究团队制造了xxx个5 nm MOSFET。

2015年,IMEC和Cadence制造了5 nm测试芯片。所制造的测试芯片不是功能齐全的设备,而是用于评估互连层的图案。

2015年,英特尔描述了针对5 nm节点的横向纳米线(或全能门)FET概念。

在2017年,IBM透露他们已经使用全栅极配置(GAAFET)的硅纳米片制造了5纳米硅芯片,这与通常的FinFET设计有所不同。所用的GAAFET晶体管具有3个纳米片,彼此堆叠,整个纳米片被同一栅极覆盖,就像FinFET通常具有并排的几个物理鳍片一样,这些鳍片在电气上是一个单元,并且整体被同一栅极覆盖。IBM的芯片尺寸为50 mm 2,每mm 2具有6亿个晶体管。

商业化

编辑

台积电(TSMC)在2018年初将在2020年之前在其新的Fab 18上开始生产5nm节点。在2018年10月,台积电宣布计划在2019年4月之前开始测试或“风险生产”5nm器件。

2019年4月,三星电子宣布自2018年第四季度以来一直向其客户提供其5纳米工艺(5LPE)工具。在2019年4月,台积电宣布其5纳米工艺(CLN5FF,N5)已开始风险生产,并且完整的芯片设计规范现已提供给潜在客户。N5流程最多可以在14层上使用EUVL,而N6和N7 ++中只有5或4层。

台积电于2019年10月开始为Apple提供5nm A14处理器的样品。

在2019年12月,台积电宣布其平均制程约为80%,其裸片尺寸为17.92 mm 2的5纳米测试芯片的每片晶圆的最高成品率> 90%。随着管芯尺寸增加到100 mm 2,成品率下降到32.0%。

内容由匿名用户提供,本内容不代表vibaike.com立场,内容投诉举报请联系vibaike.com客服。如若转载,请注明出处:https://vibaike.com/108151/

(20)
词条目录
  1. 5nm制程工艺
  2. 技术背景
  3. 技术演示
  4. 商业化

轻触这里

关闭目录

目录