PLL多比特

编辑
本词条由“匿名用户” 建档。
PLL多比特或多比特PLL是一种锁相环(PLL),与单比特PLL相比,它通过使用更多的比特来实现更好的性能。单比特PLL只使用每个计数器输出总线的最重要位(MSB)来测量相位,而多比特PLL使用更多的位。PLL是电信业的一个重要组成部分。多位锁相环实现了效率和性能的提高:更好地利用频谱,以更高的服务质量(QoS)为更多的用户提供服务,降低射频发射功率,并减少手机和其他无线设备的功耗。 锁...

PLL多比特

编辑

PLL多比特或多比特PLL是一种锁相环(PLL),与单比特PLL相比,它通过使用更多的比特来实现更好的性能。单比特PLL只使用每个计数器输出总线的最重要位(MSB)来测量相位,而多比特PLL使用更多的位。PLL是电信业的一个重要组成部分。多位锁相环实现了效率和性能的提高:更好地利用频谱,以更高的服务质量(QoS)为更多的用户提供服务,降低射频发射功率,并减少手机和其他无线设备的功耗。

PLL多比特的概念

编辑

锁相环是一种电子元件系统,包括一个闭环,用于控制一个振荡器的相位,同时将其与输入或参考信号的相位进行比较。一个间接频率合成器使用一个锁相环。在一个全数字PLL中,一个压控振荡器(VCO)是用数字而不是模拟控制信号来控制的。相位检测器给出一个与两个信号之间的相位差成比例的信号;在PLL中,一个信号是参考,另一个是受控振荡器的输出(或由振荡器驱动的分压器)。在单比特锁相环中,相位的测量只使用参考和输出计数器的一个比特,即最重要的比特(MSB)。在多比特锁相环中,相位是用参考和输出计数器的一个以上的位来测量的,通常包括最重要的位。

单比特锁相环

编辑

在单比特锁相环中,输出频率由输入频率和两个计数器的模数来定义。在每个计数器中,只有最重要的位(MSB)被使用。计数器的其他输出线被忽略,这是浪费的信息。

PLL结构和性能

编辑

PLL包括一个相位检测器、滤波器和振荡器,以闭环方式连接,因此振荡器的频率跟随(等于)输入频率。尽管平均输出频率等于输入频率,但振荡器的频率会围绕该平均值波动或振动。闭环操作以纠正这种频率偏差;高性能的PLL将这些波动降低到较低的值,然而这些偏差永远无法停止。见控制理论。相位噪声、假性发射和抖动是上述现象的结果。

PLL合成器的特点

编辑

PLL频率合成器在现代电信中被广泛使用。相位噪声可能干扰其他用户,以降低他们的服务质量。这种干扰是相互的。如果减少噪音,就有可能实现更快的通信,以增加符号率,使用更复杂的调制方案--即每个样本传输更多的比特。频率稳定时间是PLL跳到另一个频率的时间。在GSM中使用跳频,在现代系统中使用得更多。在CDMA中,跳频比相位编码的性能更好。精细的频率分辨率是指一个PLL产生紧密间隔的频率的能力。例如,蜂窝网络可能要求移动电话将其频率设置在间隔为30kHz或10kHz的多个数值中的任何一个。PLL的性能包络定义了上述基本性能标准之间的相互关系--例如,提高频率分辨率将导致PLL更慢,相位噪声更高,等等。PLL多比特扩展了PLL的性能包络--它可以实现更快的稳定时间,同时具有精细的频率分辨率和更低的相位噪声。

锁相环

单比特的影响

编辑

当人们从MSB向最小有效位(LSB)前进时,频率增加。对于二进制计数器,每个下一个位的频率是前一个位的两倍。对于模数计数器来说,这种关系更为复杂。只有两个计数器的MSB处于相同的频率。一个计数器中的其他位与另一个计数器中的位有不同的频率。一个计数器输出的所有位,共同代表一个数字总线。因此,在一个PLL频率合成器中,有两条总线,一条用于参考计数器,另一条用于输出(或VCO)计数器。在一个单比特PLL中,两条数字总线中只有一个比特(线)被使用。所有其余的信息都会丢失。

PLL设计的复杂性

编辑

PLL设计是一项跨学科的任务,即使对PLL专家来说也很困难。这-对于UnibitPLL来说,它比MultibitPLL要简单。设计应考虑到。[控制理论,闭环系统。无线电频率射频设计-振荡器,高频元件模拟电路-环路滤波器数字电路-计数器,相位测量RFI/EMI,屏蔽,接地电子元件和电路中的噪声和相位噪声的统计。

内容由匿名用户提供,本内容不代表vibaike.com立场,内容投诉举报请联系vibaike.com客服。如若转载,请注明出处:https://vibaike.com/168100/

(5)
词条目录
  1. PLL多比特
  2. PLL多比特的概念
  3. 单比特锁相环
  4. PLL结构和性能
  5. PLL合成器的特点
  6. 单比特的影响
  7. PLL设计的复杂性

轻触这里

关闭目录

目录